
на первый
заказ
Курсовая работа на тему: Теоретическая часть. Классификация существующих сумматоров
Купить за 350 руб.Введение
В основу любого арифметико-логического устройства ЭВМ входит сумматор. Он выполняет операции сложения и вычитания, причем операция вычитания в сумматоре представляется, как операция сложения с отрицательным числом. Сумматор используется, как составная часть более сложных арифметико-логических устройств.В зависимости от способа работы сумматоры бывают параллельные и последовательные. В параллельном сумматоре сложение всех разрядов происходит практически одновременно, а в последовательном - по очереди от младших разрядов к старшим. Может производиться сложение чисел, как с фиксированной, так и с плавающей запятой.
Одна из важных характеристик сумматора - разрядность. Разряды подразделяются на знаковые и цифровые. Знаковые разряды содержат знак числа, цифровые содержат число, над которым выполняется операция сложения.
Существуют три основных кода представления чисел: прямой, обратный и дополнительные. При переводе из одного кода в другой изменяются только цифровые разряды. Знаковые разряды остаются постоянными в любом коде.
В данной работе был спроектирован последовательный 16-ти разрядный сумматор (2 знаковых разряда и 14 цифровых) с фиксированной запятой. Сумматор выполняет сложение чисел в обратном коде. В случае, если после сложения знаковые разряды отличаются, фиксируется переполнение. В процессе схемотехнического проектирования сумматора были учтены такие особенности устройств последовательного действия, как подача синхросигнала и согласование временных задержек.
Оглавление
- Введение- Теоретическая часть
- Классификация существующих сумматоров
- Последовательный сумматор
- Контроль работы сумматора
- Преобразования кода
- Элементная база
- Выбор и обоснование элементной базы
- Использованные элементы
- Схемотехническое проектирование
- Блок опорных частот
- Блок выбора числа
- Блок ввода числа
- Блок вывода числа
- Блок преобразований кода
- Сумматор Заключение
- Список литературы
Заключение
В результате выполненной работы был разработан 16-ти разрядный последовательный сумматор двоичных чисел с фиксированной запятой. Сумматор полностью отвечает требованиям, заданным в техническом задании. В работе были использованы элементы ТТЛ логики маломощных серий. Разработаны средства встроенного контроля работы сумматора методом контроля по модулю два. Обеспечено преобразование результата суммирования в код Грея и формирование управляющих сигналов семисегментных индикаторов для отображения суммы в десятичном представлении.Список литературы
1. Аванесян Г.Р., Левшин В.П. Интегральные микросхемы ТТЛ, ТТЛШ: Справочник. - М.: Машиностроение, 1993. - 256 с.: ил.2. Пухальский Г.И., Новосельцева Т.Я. Проектирование дискретных устройств на интегральных микросхемах: Справочник. - М.: Радио и связь, 1990. - 304 с.: ил.
3. Угрюмов Е.П. Цифровая Схемотехника: Учеб. пособие для вузов. - 2-ое изд., перераб. и доп. - СПб.: БХВ-Петербург, 2004. - 800 с.: ил.
4. Файзулаев Б.Н., Тарабрин Б.В. Применение интегральных микросхем в электронной вычислительной технике: Справочник. - М.: Радио и связь, 1986.
5. Шило В.Л. Популярные цифровые микросхемы: Справочник. - М.: Радио и связь, 1988.
или зарегистрироваться
в сервисе
удобным
способом
вы получите ссылку
на скачивание
к нам за прошлый год